XC7Z015-2CLG485I - इंटीग्रेटेड सर्किट (ICs), एंबेडेड, सिस्टम ऑन चिप (SoC)
उत्पाद विशेषताएं
प्रकार | विवरण |
वर्ग | इंटीग्रेटेड सर्किट (आईसी) |
एमएफआर | एएमडी |
शृंखला | Zynq®-7000 |
पैकेट | ट्रे |
उत्पाद की स्थिति | सक्रिय |
वास्तुकला | एमसीयू, एफपीजीए |
कोर प्रोसेसर | CoreSight™ के साथ डुअल ARM® Cortex®-A9 MPCore™ |
फ़्लैश आकार | - |
रैम का आकार | 256KB |
बाह्य उपकरणों | डीएमए |
कनेक्टिविटी | कैनबस, ईबीआई/ईएमआई, ईथरनेट, आई²सी, एमएमसी/एसडी/एसडीआईओ, एसपीआई, यूएआरटी/यूएसएआरटी, यूएसबी ओटीजी |
रफ़्तार | 766 मेगाहर्ट्ज |
प्राथमिक गुण | Artix™-7 FPGA, 74K लॉजिक सेल |
परिचालन तापमान | -40°C ~ 100°C (TJ) |
पैकेज/केस | 485-एलएफबीजीए, सीएसपीबीजीए |
आपूर्तिकर्ता डिवाइस पैकेज | 485-सीएसपीबीजीए (19x19) |
आई/ओ की संख्या | 130 |
आधार उत्पाद संख्या | XC7Z015 |
दस्तावेज़ और मीडिया
संसाधन प्रकार | जोड़ना |
डाटा शीट | Zynq-7000 SoC विशिष्टता |
पर्यावरण संबंधी जानकारी | Xiliinx RoHS प्रमाणपत्र |
विशेष रुप से प्रदर्शित उत्पाद | सभी प्रोग्रामयोग्य Zynq®-7000 SoC |
ईडीए मॉडल | अल्ट्रा लाइब्रेरियन द्वारा XC7Z015-2CLG485I |
पर्यावरण एवं निर्यात वर्गीकरण
गुण | विवरण |
RoHS स्थिति | ROHS3 अनुरूप |
नमी संवेदनशीलता स्तर (एमएसएल) | 3 (168 घंटे) |
पहुंच स्थिति | अप्रभावित पहुंचें |
ईसीसीएन | 3ए991ए2 |
एचटीएसयूएस | 8542.39.0001 |
पीएल पावर-चालू/बंद विद्युत आपूर्ति अनुक्रमण
पीएल के लिए अनुशंसित पावर-ऑन अनुक्रम VCCINT, VCCBRAM, VCCAUX, और VCCO है ताकि न्यूनतम वर्तमान ड्रा प्राप्त किया जा सके और यह सुनिश्चित किया जा सके कि I/Os पावर-ऑन पर 3-कथित हैं।अनुशंसित पावर-ऑफ अनुक्रम पावर-ऑन अनुक्रम के विपरीत है।यदि VCCINT और VCCBRAM में समान अनुशंसित वोल्टेज स्तर हैं तो दोनों को एक ही आपूर्ति द्वारा संचालित किया जा सकता है और एक साथ रैंप किया जा सकता है।यदि VCCAUX और VCCO में समान अनुशंसित वोल्टेज स्तर हैं तो दोनों को एक ही आपूर्ति द्वारा संचालित किया जा सकता है और एक साथ रैंप किया जा सकता है।
एचआर I/O बैंकों और कॉन्फ़िगरेशन बैंक 0 में 3.3V के VCCO वोल्टेज के लिए:
• डिवाइस की विश्वसनीयता के स्तर को बनाए रखने के लिए प्रत्येक पावर-ऑन/ऑफ चक्र के लिए VCCO और VCCAUX के बीच वोल्टेज का अंतर TVCCO2VCCAUX से अधिक समय तक 2.625V से अधिक नहीं होना चाहिए।
• TVCCO2VCCAUX समय को पावर-ऑन और पावर-ऑफ रैंप के बीच किसी भी प्रतिशत में आवंटित किया जा सकता है।
GTP ट्रांससीवर्स (XC7Z012S और XC7Z015 केवल)
GTP ट्रांससीवर्स (केवल XC7Z012S और XC7Z015) के लिए न्यूनतम करंट ड्रॉ प्राप्त करने के लिए अनुशंसित पावर-ऑन अनुक्रम VCCINT, VMGTAVCC, VMGTAVTT या VMGTAVCC, VCCINT, VMGTAVTT है।VMGTAVCC और VCCINT दोनों को एक साथ रैंप किया जा सकता है।न्यूनतम करंट ड्रॉ प्राप्त करने के लिए अनुशंसित पावर-ऑफ अनुक्रम पावर-ऑन अनुक्रम के विपरीत है।
यदि इन अनुशंसित अनुक्रमों को पूरा नहीं किया जाता है, तो पावर-अप और पावर-डाउन के दौरान वीएमजीटीएवीटीटी से ली गई धारा विनिर्देशों से अधिक हो सकती है।
• जब VMGTAVTT को VMGTAVCC और VMGTAVTT - VMGTAVCC > 150 mV और VMGTAVCC <0.7V से पहले संचालित किया जाता है, तो VMGTAVCC रैंप अप के दौरान VMGTAVTT वर्तमान ड्रॉ 460 mA प्रति ट्रांसीवर तक बढ़ सकता है।वर्तमान ड्रा की अवधि 0.3 x TMGTAVCC (GND से VMGTAVCC के 90% तक रैंप समय) तक हो सकती है।पावर-डाउन के लिए विपरीत सत्य है।
• जब VMGTAVTT को VCCINT और VMGTAVTT से पहले संचालित किया जाता है - VCCINT > 150 mV और VCCINT <0.7V, तो VMGTAVTT करंट ड्रॉ VCCINT रैंप अप के दौरान प्रति ट्रांसीवर 50 mA तक बढ़ सकता है।वर्तमान ड्रा की अवधि 0.3 x TVCCINT (GND से VCCINT के 90% तक रैंप समय) तक हो सकती है।पावर-डाउन के लिए विपरीत सत्य है।
दिखाई न गई आपूर्ति के लिए कोई अनुशंसित क्रम नहीं है।