(इलेक्ट्रॉनिक घटक) 5V927PGGI8
उत्पाद विशेषताएं
प्रकार | विवरण |
वर्ग | इंटीग्रेटेड सर्किट (आईसी) |
एमएफआर | रेनेसा इलेक्ट्रॉनिक्स अमेरिका इंक |
शृंखला | - |
पैकेट | टेप और रील (टीआर) |
उत्पाद की स्थिति | अप्रचलित |
प्रकार | घड़ी जनरेटर |
पीएलएल | हाँ बायपास के साथ |
इनपुट | एलवीटीटीएल, क्रिस्टल |
उत्पादन | एलवीटीटीएल |
सर्किट की संख्या | 1 |
अनुपात - इनपुट: आउटपुट | 2:4 |
विभेदक - इनपुट: आउटपुट | नहीं - नहीं |
आवृत्ति - अधिकतम | 160 मेगाहर्ट्ज |
विभाजक/गुणक | हां नहीं |
वोल्टेज आपूर्ति | 3V ~ 3.6V |
परिचालन तापमान | -40°C ~ 85°C |
माउन्टिंग का प्रकार | माउंट सतह |
पैकेज/केस | 16-टीएसएसओपी (0.173″, 4.40मिमी चौड़ाई) |
आपूर्तिकर्ता डिवाइस पैकेज | 16-टीएसएसओपी |
आधार उत्पाद संख्या | IDT5V927 |
दस्तावेज़ और मीडिया
संसाधन प्रकार | जोड़ना |
डाटा शीट | IDT5V927 |
पीसीएन अप्रचलन/ईओएल | संशोधन 23/दिसम्बर/2013 |
HTML डेटाशीट | IDT5V927 |
पर्यावरण एवं निर्यात वर्गीकरण
गुण | विवरण |
नमी संवेदनशीलता स्तर (एमएसएल) | 1 (असीमित) |
पहुंच स्थिति | अप्रभावित पहुंचें |
ईसीसीएन | EAR99 |
एचटीएसयूएस | 8542.39.0001 |
अतिरिक्त संसाधन
गुण | विवरण |
अन्य नामों | 5V927PGGI8 |
मानक पैकेज | 4,000 |
उत्पाद विवरण
24-बिट डिजिटल सिग्नल प्रोसेसर
मोटोरोला DSP56307, प्रोग्रामेबल डिजिटल सिग्नल प्रोसेसर (DSPs) के DSP56300 परिवार का एक सदस्य, सामान्य फ़िल्टरिंग ऑपरेशन के साथ वायरलेस इंफ्रास्ट्रक्चर अनुप्रयोगों का समर्थन करता है।ऑन-चिप एन्हांस्ड फ़िल्टर कोप्रोसेसर (ईएफसीओपी) कोर ऑपरेशन के समानांतर फ़िल्टर एल्गोरिदम को संसाधित करता है, इस प्रकार समग्र डीएसपी प्रदर्शन और दक्षता में वृद्धि होती है।परिवार के अन्य सदस्यों की तरह, DSP56307 एक उच्च-प्रदर्शन, एकल-घड़ी-चक्र-प्रति-निर्देश इंजन (मोटोरोला के लोकप्रिय DSP56000 कोर परिवार के साथ कोड-संगत), एक बैरल शिफ्टर, 24-बिट एड्रेसिंग, एक निर्देश कैश और का उपयोग करता है। एक डायरेक्ट मेमोरी एक्सेस कंट्रोलर, जैसा कि चित्र 1 में दिखाया गया है। DSP56307 2.5 वोल्ट कोर और स्वतंत्र 3.3 वोल्ट इनपुट/आउटपुट पावर के साथ आंतरिक 100 मेगाहर्ट्ज घड़ी का उपयोग करके प्रति सेकंड 100 मिलियन निर्देश (MIPS) पर प्रदर्शन प्रदान करता है।
अवलोकन
दूसरी पीढ़ी के ASMBL (उन्नत सिलिकॉन मॉड्यूलर ब्लॉक) कॉलम-आधारित आर्किटेक्चर का उपयोग करते हुए, XC5VLX330T-3FFG1738I में पांच अलग-अलग प्लेटफ़ॉर्म (उप-परिवार) शामिल हैं, जो किसी भी FPGA परिवार द्वारा पेश किया जाने वाला सबसे अधिक विकल्प है।प्रत्येक प्लेटफ़ॉर्म में विभिन्न प्रकार के उन्नत तर्क डिज़ाइनों की आवश्यकताओं को पूरा करने के लिए सुविधाओं का एक अलग अनुपात होता है।सबसे उन्नत, उच्च-प्रदर्शन वाले लॉजिक फैब्रिक के अलावा, XC5VLX330T-3FFG1738I FPGAs में कई हार्ड-आईपी सिस्टम स्तर के ब्लॉक होते हैं, जिनमें शक्तिशाली 36-Kbit ब्लॉक RAM/FIFOs, दूसरी पीढ़ी के 25 x 18 DSP स्लाइस, बिल्ट-इन के साथ सेलेक्ट IO तकनीक शामिल हैं। डिजिटल रूप से नियंत्रित प्रतिबाधा में, चिप सिंक स्रोत-सिंक्रोनस इंटरफ़ेस ब्लॉक, सिस्टम मॉनिटर कार्यक्षमता,
विशेषताएँ
उच्च-प्रदर्शन DSP56300 कोर
● 2.5 V कोर और 3.3 VI/O पर 100 मेगाहर्ट्ज घड़ी के साथ 100 मिलियन निर्देश प्रति सेकंड (MIPS)
● ऑब्जेक्ट कोड DSP56000 कोर के साथ संगत
● अत्यधिक समानांतर निर्देश सेट
● डेटा अंकगणितीय तर्क इकाई (ALU)
- पूरी तरह से पाइपलाइनयुक्त 24 x 24-बिट समानांतर गुणक-संचायक
- 56-बिट समानांतर बैरल शिफ्टर (तेज़ शिफ्ट और सामान्यीकरण; बिट स्ट्रीम जेनरेशन और पार्सिंग)
- सशर्त ALU निर्देश
- सॉफ्टवेयर नियंत्रण के तहत 24-बिट या 16-बिट अंकगणितीय समर्थन
● प्रोग्राम कंट्रोल यूनिट (पीसीयू)
- स्थिति स्वतंत्र कोड (पीआईसी) समर्थन
- डीएसपी अनुप्रयोगों के लिए अनुकूलित मोड को संबोधित करना (तत्काल ऑफसेट सहित)
- ऑन-चिप अनुदेश कैश नियंत्रक
- ऑन-चिप मेमोरी-एक्सपेंडेबल हार्डवेयर स्टैक
- नेस्टेड हार्डवेयर डीओ लूप्स
- तेज़ ऑटो-रिटर्न बाधित होता है
● डायरेक्ट मेमोरी एक्सेस (डीएमए)
- छह डीएमए चैनल आंतरिक और बाहरी पहुंच का समर्थन करते हैं
- एक-, दो- और त्रि-आयामी स्थानांतरण (परिपत्र बफरिंग सहित)
- ब्लॉक-ट्रांसफर का अंत बाधित होता है
- इंटरप्ट लाइनों और सभी बाह्य उपकरणों से ट्रिगरिंग
● फेज़-लॉक्ड लूप (पीएलएल)
- लॉक के नुकसान के बिना कम पावर डिवाइड फैक्टर (डीएफ) को बदलने की अनुमति देता है
- तिरछा उन्मूलन के साथ आउटपुट घड़ी
● हार्डवेयर डिबगिंग समर्थन
- ऑन-चिप इम्यूलेशन (ऑन सीई) मॉड्यूल
- ज्वाइंट टेस्ट एक्शन ग्रुप (JTAG) टेस्ट एक्सेस पोर्ट (TAP)
- एड्रेस ट्रेस मोड बाहरी पोर्ट पर आंतरिक प्रोग्राम रैम एक्सेस को दर्शाता है